Abstract:
El proyecto general consiste en la ejecución de un flujo de diseño para la elaboración de
un chip con tecnología de 180nm. El flujo de diseño que se propuso consta de 10 pasos clave
para la ejecución:
1. Síntesis HDL
2. Floorplan, placement and route
3. I/O ping
4. Simulaciones HDL/esquemático
5. DRC
6. LVS
7. Extracción de parásitos
8. Creación de archivos GDS
9. Verificación de manufactura
10. Pruebas de funcionalidad
Este proyecto se enfoca en la parte de extracción de parásitos y simulación en HSPICE.
Tiene como objetivo principal la realización de una extracción exitosa para la simulación
del chip y así comprobar si el diseño cumple con las funciones planteadas. Para lograr este
objetivo se utilizaron la herramientas de Synopsys StarRC y HSPICE. Se realizaron distintas
pruebas con distintos circuitos. Esto con el fin de poder validar cada paso del flujo de diseño
propuesto. Cada comando, librería, software se documento a detalle para que en el futuro
sirva como guía para que los estudiantes interesados en trabajar en esta área de investigación,
puedan desarrollar su propio chip. (LA)