Abstract:
En los últimos años se ha iniciado el proceso de fabricación de un circuito integrado
(chip) como trabajo de graduación en la Universidad del Valle de Guatemala. En estos años se ha definido una metodología para llevar a cabo dicha fabricación. En el diseño de circuitos integrados esta metodología se conoce con el nombre de Design Flow o flujo de diseño. El flujo de diseño contiene diferentes etapas que combinadas hacen posible la elaboración de un circuito nanométrico con tecnología CMOS.
El presente trabajo se enfoca en desarrollar la etapa secundaria del flujo del diseño, la
cual abarca los temas de diseño y desarrollo de la síntesis física. El objetivo principal del
presente trabajo radica en establecer los pasos a seguir para elaborar de manera exitosa la segunda etapa del flujo de diseño. Estos dan una comprensión de como crear y definir un Floorplan, además de como realizar el posicionamiento e interconexión de los componentes que integra un chip.
Para el desarrollo de la síntesis física fue necesario estudiar y utilizar la herramienta
de IC Compiler. Esta es proporcionado por la empresa Synopsys, líder en desarrollo de
software especializado para el diseño de circuitos integrados complejos. Diversas pruebas de síntesis fueron realizadas utilizando distintos circuitos para comprender el funcionamiento de la herramienta. Con base en los resultados se ha determinado que las configuraciones planteadas a lo largo del documento reducen errores de diseño en etapas posteriores.
(A)