Abstract:
Este trabajo se enfoca en los primeros pasos del flujo de diseño para la elaboración de un circuito nanométrico con tecnología CMOS. El objetivo principal de este trabajo es la elaboración de circuitos en lenguaje descriptivo de hardware para su posterior mapeo a netlist de compuertas lógicas por medio de una síntesis, y su verificación de funcionamiento tanto antes como después de la síntesis.
La herramienta Design Vision fue instalado, estudiada y utilizada para la elaboración de la síntesis junto a la librerías de 90nm brindadas por Synopsys. De igual forma, las herramientas Formality y VCS fueron instaladas y utilizadas para corroborar que la síntesis de realizará de forma correcta y simular el comportamiento del circuito tanto antes como después de la síntesis.
Diversas pruebas de síntesis fueron realizadas utilizando distintos circuitos para comprender el funcionamiento de la herramienta. La obtención del software, librerías, su uso y características se resumen en este documento con el objetivo de guiar a futuros estudiantes en el desarrollo de diseños de cuircuitos nanométricos de mayor complejidad. Se elaboró una serie de vídeos explicativos para guiar a futuro estudiantes. Estos vídeos serán provistos al departamento de Electrónica. Mecatrónica y Biomédica de la Universidad del Valle de Guatemala.