dc.contributor.author |
Ponce Del Cid, José David |
|
dc.date.accessioned |
2024-09-17T19:04:37Z |
|
dc.date.available |
2024-09-17T19:04:37Z |
|
dc.date.issued |
2023 |
|
dc.identifier.uri |
https://repositorio.uvg.edu.gt/xmlui/handle/123456789/5632 |
|
dc.description |
Tesis. Licenciatura en Ingeniería Electrónica. Facultad de Ingeniería (89 p.). |
en_US |
dc.description.abstract |
En este estudio, el principal objetivo es identificar y detallar una alternativa al flujo de
diseño para la creación de un nanochip utilizando tecnología de 180nm. Destacan particularmente las herramientas TetraMAX y PrimeTime, abordando desde su instalación hasta
su aplicación práctica. Este trabajo se basa en el procedimiento de la alternativa propuesta,
respaldado por laboratorios descriptivos proporcionados por Synopsys en el sitio web de
SolvNet.
Nuestra intención es ofrecer una guía estructurada y fácilmente replicable, sirviendo como
manual para diseñar cualquier nanochip, partiendo de un archivo verilog y finalizando con
los archivos requeridos por TSMC para su manufactura. Aunque se presenta un panorama
completo del diseño, se pone un énfasis particular en las etapas de análisis de tiempos
(PrimeTime) y en el análisis de rutas críticas (TetraMAX ). (LA) |
en_US |
dc.language.iso |
es |
en_US |
dc.publisher |
Universidad del Valle de Guatemala |
en_US |
dc.subject |
Electronics -- Guatemala -- Technological innovation |
en_US |
dc.subject |
Diseño de circuitos integrados |
en_US |
dc.subject |
Integrated circuits |
en_US |
dc.subject |
Integrated circuits -- Design and construction |
en_US |
dc.subject |
Circuitos integrados |
en_US |
dc.title |
Diseño de un circuito integrado con tecnología de 180 nm utilizando librerías de diseño de TSMC : implementación de un alternativo flujo de diseño proporcionado por Synopsys con las herramientas PrimeTime y TetraMAX. |
en_US |
dc.type |
Public Thesis |
en_US |