dc.contributor.author |
Soler Castañeda, Diego |
|
dc.date.accessioned |
2021-01-18T21:36:43Z |
|
dc.date.available |
2021-01-18T21:36:43Z |
|
dc.date.issued |
2019 |
|
dc.identifier.uri |
http://repositorio.uvg.edu.gt/xmlui/123456789/3803 |
|
dc.description |
Tesis. Licenciatura en Ingeniería Electrónica. Facultad de Ingeniería (73 p.). |
en_US |
dc.description.abstract |
Este trabajo tiene como objetivo general realizar la síntesis física de un diseño electrónico en lenguaje de descripción de hardware para su fabricación en silicio, en el marco de
realizar la fabricación del primer circuito integrado diseñado por estudiantes de ingeniería
en Guatemala. El diseño electrónico a sintetizar es una máquina de estados finitos de 345
estados cuya función principal es generar una cadena de caracteres en codificación binaria para su posterior reproducción con un codificador de audio.
La síntesis física fue realizada con la herramienta IC Compiler de la empresa Synopsys,
con la que se obtuvo un layout en silicio, con tecnología de fabricación CMOS de 180 nm,
y se generaron archivos GDSII para la fabricación en silicio con un foundry. Se realizaron
diversos pasos del flujo de diseño de una síntesis física, como Floorplanning, Placement y
Routing, sin ningún objetivo particular de consumo de potencia o timing. El foundry escogido fue TSMC mediante la empresa EUROPRACTICE. El die del circuito integrado obtenido tiene un área total de 0.44 µm² y está formado por 510 celdas de la librería de diseño de 180 nm proveída por la empresa taiwanesa TSMC. |
en_US |
dc.language.iso |
es |
en_US |
dc.publisher |
Universidad del Valle de Guatemala |
en_US |
dc.title |
Síntesis física de un diseño electrónico, en lenguaje de descripción de hardware, para fabricación de un circuito integrado en silicio. |
en_US |
dc.type |
Thesis |
en_US |