Publicación:
Diseño de un circuito integrado con tecnología de 180 nm usando librerías de diseño de TSMC: Ejecución y simulación para la etapa de síntesis lógica

dc.contributor.authorTorres Garza, Elmer Otoniel
dc.date.accessioned2022-04-26T17:52:32Z
dc.date.available2022-04-26T17:52:32Z
dc.date.issued2022
dc.descriptionTesis. Licenciatura en Ingeniería Electrónica. Facultad de Ingeniería (108 p.).en_US
dc.description.abstractEl presente proyecto se basa en el desarrollo de la etapa de síntesis lógica para llevar a cabo el diseño y fabricación del primer chip elaborado en Guatemala. Esta etapa es la primera de varias que conforman el flujo de diseño con el que se está trabajando el circuito integrado, por lo que es de vital importancia que los resultados obtenidos sean satisfactorios y el flujo no sea interrumpido. El objetivo principal de este proyecto es realizar y verificar que la síntesis lógica cumpla con todos los requisitos necesarios de las siguientes etapas libre de errores. Para poder realizar la síntesis lógica se utilizó la herramienta de Design Vision perteneciente al grupo de herramientas de Synopsys. Con esta herramienta somos capaces de realizar la lectura de un archivo HDL y sintetizarlo utilizando librerías que nos provee el fabricante para obtener un diseño que utilice celdas reales fabrícables. Los circuitos que se emplearon para corroborar este proceso fueron las compuertas Not, Xor, Synchronous Counter, Fulladder, Rom/Ram Memory y una ALU. Por último se utilizó la herramienta de VCS y el complemento DVE para realizar la verificación del funcionamiento de los diferentes circuitos empleados para el proceso de síntesis, para poder ejecutar simulaciones de los circuitos, se desarrolló un test bench el cual simula el comportamiento de las entradas y salidas de los circuitos. (A)en_US
dc.identifier.urihttps://repositorio.uvg.edu.gt/handle/123456789/4245
dc.language.isoesen_US
dc.publisherUniversidad del Valle de Guatemalaen_US
dc.titleDiseño de un circuito integrado con tecnología de 180 nm usando librerías de diseño de TSMC: Ejecución y simulación para la etapa de síntesis lógicaen_US
dc.typeTrabajo de grado - Pregradospa
dc.type.visibilityPublic Thesisen_US
dspace.entity.typePublication

Archivos

Bloque original

Mostrando 1 - 1 de 1
Cargando...
Miniatura
Nombre:
Trabajo_de_Graduacion_Elmer_Torres_16300.pdf
Tamaño:
8.33 MB
Formato:
Adobe Portable Document Format
Descripción:

Bloque de licencias

Mostrando 1 - 1 de 1
Cargando...
Miniatura
Nombre:
license.txt
Tamaño:
1.71 KB
Formato:
Item-specific license agreed upon to submission
Descripción: