dc.contributor.author |
Sibrian Illescas, Matthias |
|
dc.date.accessioned |
2021-06-04T18:24:08Z |
|
dc.date.available |
2021-06-04T18:24:08Z |
|
dc.date.issued |
2021 |
|
dc.identifier.uri |
https://repositorio.uvg.edu.gt/handle/123456789/4006 |
|
dc.description |
Tesis. Licenciatura en Ingeniería Electrónica. Facultad de Ingeniería (68 p.). |
en_US |
dc.description.abstract |
El objetivo principal fue proporcionar el apartado de Design Rule Check (DRC) para
un flujo de diseño funcional de un circuito integrado con tecnología nanométrica. Para ello, se generaron dos iteraciones de verificación sobre cinco circuitos usando scripts de mejora diseñados tras la investigación y la selección de comandos útiles de las herramientas del entorno. Los cinco sistemas probados fueron compuertas NOT, NOR, NAND, un Full Adder y un 4-bit Counter. En la verificación final del apartado DRC producido, se obtuvo una reducción promedio de 95.53% en los errores por reglas de diseño.
(A) |
en_US |
dc.language.iso |
es |
en_US |
dc.publisher |
Universidad del Valle de Guatemala |
en_US |
dc.title |
Verificación de reglas de diseño (DRC) para el desarrollo de un flujo funcional de un circuito integrado con tecnología nanométrica. |
en_US |
dc.type |
Thesis |
en_US |